ad9510芯片.doc
約32頁DOC格式手機打開展開
ad9510芯片,ad9510芯片頁數(shù) 32字數(shù) 8040摘要這ad9510包括pll部分與分配部分。假如設計這pll部分應該獨立與分配部分。ad9510有一個完整的pll核心模塊,僅僅只需要一個外部環(huán)路和壓控或可變晶體振蕩器。這pll是基于adf4106設計的的。pll具有低相位噪聲優(yōu)點,與 adf4106 比較,不同之處是它的ref...
內(nèi)容介紹
此文檔由會員 丑蛋蛋 發(fā)布
AD9510芯片
頁數(shù) 32 字數(shù) 8040
摘要
這AD9510包括PLL部分與分配部分。假如設計這PLL部分應該獨立與分配部分。AD9510有一個完整的PLL核心模塊,僅僅只需要一個外部環(huán)路和壓控或可變晶體振蕩器。這PLL是基于ADF4106設計的的。PLL具有低相位噪聲優(yōu)點,與 ADF4106 比較,不同之處是它的REFIN與CLK多了不同的輸入,一個不同的控制寄存器結構。其允許N計數(shù)器記數(shù)到一。在高PFD率方面的功能有了改進。
目 錄
1. AD9510芯片簡介------------------------------------------4
2. AD9510芯片封裝與引腳功能 -------------------------------8
3. AD9510內(nèi)部結構與工作原理 --------------------------------------------------11
3.1 PLL部分----------------------------------------------------------13
3.1.1 PLL基準輸入—REFIN-------------------------------------------------------------13
3.1.2 VCO/VCXO時鐘輸入—CLK ----------------------------------------------14
3.1.3 PLL基準分配器——R ---------------------------------------14
3.1.4 A和B 記數(shù)器 -----------------------------------------15
3.1.5 相位頻率檢波器(PDF)與充電泵 -----------------------16
3.1.6反向間隙脈沖) -------------------------------------16
3.1.7狀態(tài)引腳( )-----------------------------------16
3.1.8 PLL數(shù)字鎖存檢測 ---------------------------------------17
3.1.9PLL模擬鎖存檢測 ------------------------------------17
3.1.10基準失真 --------------------------------------------17
3.1.11功能引腳 ------------------------------------------------------18
3.2 分配器部分 ----------------------------------------19
3.2.1CLK1 與 CLK2時鐘輸入-----------------------------------------------19
3.2.2分配器---------------------------------------------------------19
3.2.3延遲模塊- -------------------------------------------24
3.2.4輸出:-----------------------------------24
3.2.5掉電模式---------------------------------------------------------25
3.2.6復位---------------------------------------------------25
3.2.7 單片同步信號-------------------------------------------25
3.2.8串行控制端口:----------------------------------------26
3.2.9寄存器地址與描述--------------------------------27
4. AD9510應用電路設計 ------------------29
4.1 CMOS 時鐘描述----------------------------------30
4.2 LVPECL 時鐘描述-------------31
4.3 LVDS 時鐘描述 --------------------------32
4.4 概述維度 ----------------------32
5. 總結 -------------------------------------------------------------33
參考文獻 ---------------------------------------------------33
參考文獻:
1. 黃老 師給的資料—— AD9510 1.2 GHz Clock Distribution IC, PLL Core, Dividers, Delay Adjust, Eight Outputs
2. 黃智偉.無線發(fā)射與接收電路設計[M].北京:北京航空航天大學出版社.2004年5月
頁數(shù) 32 字數(shù) 8040
摘要
這AD9510包括PLL部分與分配部分。假如設計這PLL部分應該獨立與分配部分。AD9510有一個完整的PLL核心模塊,僅僅只需要一個外部環(huán)路和壓控或可變晶體振蕩器。這PLL是基于ADF4106設計的的。PLL具有低相位噪聲優(yōu)點,與 ADF4106 比較,不同之處是它的REFIN與CLK多了不同的輸入,一個不同的控制寄存器結構。其允許N計數(shù)器記數(shù)到一。在高PFD率方面的功能有了改進。
目 錄
1. AD9510芯片簡介------------------------------------------4
2. AD9510芯片封裝與引腳功能 -------------------------------8
3. AD9510內(nèi)部結構與工作原理 --------------------------------------------------11
3.1 PLL部分----------------------------------------------------------13
3.1.1 PLL基準輸入—REFIN-------------------------------------------------------------13
3.1.2 VCO/VCXO時鐘輸入—CLK ----------------------------------------------14
3.1.3 PLL基準分配器——R ---------------------------------------14
3.1.4 A和B 記數(shù)器 -----------------------------------------15
3.1.5 相位頻率檢波器(PDF)與充電泵 -----------------------16
3.1.6反向間隙脈沖) -------------------------------------16
3.1.7狀態(tài)引腳( )-----------------------------------16
3.1.8 PLL數(shù)字鎖存檢測 ---------------------------------------17
3.1.9PLL模擬鎖存檢測 ------------------------------------17
3.1.10基準失真 --------------------------------------------17
3.1.11功能引腳 ------------------------------------------------------18
3.2 分配器部分 ----------------------------------------19
3.2.1CLK1 與 CLK2時鐘輸入-----------------------------------------------19
3.2.2分配器---------------------------------------------------------19
3.2.3延遲模塊- -------------------------------------------24
3.2.4輸出:-----------------------------------24
3.2.5掉電模式---------------------------------------------------------25
3.2.6復位---------------------------------------------------25
3.2.7 單片同步信號-------------------------------------------25
3.2.8串行控制端口:----------------------------------------26
3.2.9寄存器地址與描述--------------------------------27
4. AD9510應用電路設計 ------------------29
4.1 CMOS 時鐘描述----------------------------------30
4.2 LVPECL 時鐘描述-------------31
4.3 LVDS 時鐘描述 --------------------------32
4.4 概述維度 ----------------------32
5. 總結 -------------------------------------------------------------33
參考文獻 ---------------------------------------------------33
參考文獻:
1. 黃老 師給的資料—— AD9510 1.2 GHz Clock Distribution IC, PLL Core, Dividers, Delay Adjust, Eight Outputs
2. 黃智偉.無線發(fā)射與接收電路設計[M].北京:北京航空航天大學出版社.2004年5月