特级做A爰片毛片免费69,永久免费AV无码不卡在线观看,国产精品无码av地址一,久久无码色综合中文字幕

基于cpld的三相多波形函數(shù)發(fā)生器設(shè)計(jì)論文.doc

約47頁DOC格式手機(jī)打開展開

基于cpld的三相多波形函數(shù)發(fā)生器設(shè)計(jì)論文,基于cpld的三相多波形函數(shù)發(fā)生器設(shè)計(jì)論文摘 要   直接數(shù)字頻率合成(direct digital synthesis,dds)是20世紀(jì)60年代末出現(xiàn)的第三代頻率合成技術(shù),該技術(shù)從相位概念出發(fā),以時(shí)域采樣定理為基礎(chǔ),在時(shí)域中進(jìn)行頻率合成,它以可編程邏輯器件(cpld)作為控制及數(shù)據(jù)處理的核心,可將波形數(shù)據(jù)用d/a轉(zhuǎn)...
編號(hào):25-254065大小:450.00K
分類: 論文>通信/電子論文

內(nèi)容介紹

此文檔由會(huì)員 alilang386 發(fā)布

基于CPLD的三相多波形函數(shù)發(fā)生器設(shè)計(jì)論文

摘    要
   直接數(shù)字頻率合成(Direct Digital Synthesis,DDS)是20世紀(jì)60年代末出現(xiàn)的第三代頻率合成技術(shù),該技術(shù)從相位概念出發(fā),以時(shí)域采樣定理為基礎(chǔ),在時(shí)域中進(jìn)行頻率合成,它以可編程邏輯器件(CPLD)作為控制及數(shù)據(jù)處理的核心,可將波形數(shù)據(jù)用D/A轉(zhuǎn)換器快速恢復(fù)?;贑PLD和DDS技術(shù)的函數(shù)發(fā)生器可以實(shí)現(xiàn)信號(hào)波形的多樣化,同時(shí)大大提高輸出信號(hào)的帶寬。
   整個(gè)設(shè)計(jì)采用MAX+ plus II開發(fā)平臺(tái),VHDL編程實(shí)現(xiàn),基于可編程邏輯器件CPLD設(shè)計(jì)多波形信號(hào)發(fā)生器。用VHDL編程實(shí)現(xiàn),其設(shè)計(jì)過程簡(jiǎn)單,極易修改,可移植性強(qiáng)。系統(tǒng)以CPLD為核心,采用直接數(shù)字合成技術(shù),輔以必要的模擬電路,構(gòu)成一個(gè)波形穩(wěn)定,精度較高的函數(shù)信號(hào)發(fā)生器。系統(tǒng)的特色在于除晶體振蕩器和A/D轉(zhuǎn)換外,全部集成在一片CPLD芯片上,使系統(tǒng)大大簡(jiǎn)化。它可輸出頻率、幅度可調(diào)的正弦波、三角波、方波。另外由于CPLD具有可編程重置特性,因而可以方便地更換波形數(shù)據(jù),且簡(jiǎn)單易行,帶來極大方便。
    
關(guān)鍵詞:信號(hào)發(fā)生器設(shè)計(jì);三相;VHDL;CPLD;MAX+ plus II

 

 

 

 

 

 

 

 

ABSTRACT
   Direct digital frequency synthesize(DDFS) is a recently and rapidly developed technology which features high frequency resolution.This paper briefly introduces the basic principle of DDS. The basic principle and performance of CPLD chip.Then it mainly describes how to use CPLD chip to design a function generator of high accuracy.The principle of three-phase multi-signal generator based on CPLD and DDS technology is introduced.Based on these,the modules of CPLD design are given.
   The multi-wave signal generator is designed based on program-mable logical component CPLD.The VHDL programming realization and the MAX+ plus II development platform. Besides the crystal oscillator and the A/D transformation,the entire system completely integrates on the CPLD chip.The multi-wave signal generator may output the sine-wave,the triangle-wave,the square-wave.Then downloaded under the situation which the entire system hardware connects do not change,and finally output the special profile which user needs.The multi-wave signal generator generates wave which the conventional function signal generators can’t make.Moreover because of the programmable reset feature of the CPLD,the generator can change the wave data conveniently and practice easily.The whole design realizes by the VHDL  programmer.Its design process has simple feature,easy modification and high transportation.

Keywords:Signal Generator Design;Three-phase;VHDL;CPLD;MAX+ plus II

 

 

 

 


目    錄
1 引 言 1
2基于CPLD的三相多波形函數(shù)發(fā)生器設(shè)計(jì) 3
2.1 波形發(fā)生器系統(tǒng)的設(shè)計(jì)方法及其技術(shù)指標(biāo) 3
2.1.1設(shè)計(jì)方式概述 3
2.1.2 三相函數(shù)多波形發(fā)生器技術(shù)指標(biāo) 5
2.1.3三相波形發(fā)生器設(shè)計(jì)方法概述 5
2.2 設(shè)計(jì)方案 6
2.2.1 三相函數(shù)發(fā)生器設(shè)計(jì)原理 6
2.2.2 多波形發(fā)生器的各個(gè)波形模塊設(shè)計(jì)方式簡(jiǎn)介 9
2.3 調(diào)試部分 12
2.3.1  CPLD在使用中遇到的問題 12
2.3.2 控制電路的調(diào)試 13
2.3.3 DAC電路的調(diào)試 13
2.3.4  程序的調(diào)試 13
2.3.5 硬件電路的調(diào)試 13
結(jié) 論 15
參考文獻(xiàn) 16
附錄1 三相多波形函數(shù)發(fā)生器各模塊的程序 17
附錄2 元件介紹 23
1 DAC0832 23
2 LM324 24
3 PM7128SLC84-15芯片 25
附錄3電路原理圖 26
附錄4 英文資料及譯文 27
1英文資料 27
2英文譯文 36
致 謝 43