直接數(shù)字頻率合成器畢業(yè)設(shè)計.doc
約38頁DOC格式手機(jī)打開展開
直接數(shù)字頻率合成器畢業(yè)設(shè)計,論文標(biāo)準(zhǔn)word格式排版 共38頁 14379字摘要技術(shù)的實現(xiàn)依賴于高速、高性能的數(shù)字器件,選用現(xiàn)場可編程器件fpga作為目標(biāo)器件,可利用其高速、高性能及可重構(gòu)性,根據(jù)需要方便地實現(xiàn)各種比較復(fù)雜的調(diào)頻、調(diào)相和調(diào)幅功能。本設(shè)計給出了基于fpga芯片的直接數(shù)字頻率合成器(dds)的設(shè)計方法。因為微電子技術(shù)的不斷發(fā)展,開發(fā)者...
內(nèi)容介紹
此文檔由會員 莎士比亞 發(fā)布
論文標(biāo)準(zhǔn)WORD格式排版 共38頁 14379字
摘 要
技術(shù)的實現(xiàn)依賴于高速、高性能的數(shù)字器件,選用現(xiàn)場可編程器件FPGA作為目標(biāo)器件,可利用其高速、高性能及可重構(gòu)性,根據(jù)需要方便地實現(xiàn)各種比較復(fù)雜的調(diào)頻、調(diào)相和調(diào)幅功能。本設(shè)計給出了基于FPGA芯片的直接數(shù)字頻率合成器(DDS)的設(shè)計方法。因為微電子技術(shù)的不斷發(fā)展,開發(fā)者能很容易地將整個應(yīng)用系統(tǒng)實現(xiàn)在一片F(xiàn)PGA中,從而實現(xiàn)片上系統(tǒng)(SoC)。因此,用FPGA實現(xiàn)DDS就有了更廣泛的現(xiàn)實意義,并在現(xiàn)代通信系統(tǒng)中具有良好的實用性。
本設(shè)計在介紹DDS工作原理的基礎(chǔ)上,運用EDA技術(shù),使用FPGA來實現(xiàn)一個DDS,頻率控制字和相位控制字由凌陽單片機(jī)來完成。
關(guān)鍵詞 :直接數(shù)字頻率合成器,現(xiàn)場可編程門陣列(FPGA),相位累加器,數(shù)/模轉(zhuǎn)換器,凌陽單片機(jī)
ABSTRACT
The realization of technology depends on the high-speed , high-performance digital device, select to use on-the-spot programming device FPGA as the goal device, it can utilize its high speed , high performance and can reconstructing,it last various complicated frequency modulation, last looks and amplitude modulation function according to need conveniently. Originally design the design method to provide direct digital frequency synthesizer (DDS ) based on FPGA chip. Because of the constant development of the microelectric technique, the developer can employ the system to realize in a slice of FPGA entirely very much easily , thus it is systematic (SoC ) to realize on slice. So realize with FPGA DDS have extensive realistic meaning , and have good practicability in the modern communication systems.
Originally design on the basis of introduction DDS operation principle, use EDA technology , use FPGA to realize one DDS, frequency control word and phase place control word finish by Ling Yang one-chip computer.
Keywords: Direct Digital Frequency Synthesizer, FPGA, Phase Addition, DAC,SPCE061A.
目 錄
摘 要 Ⅰ
ABSTRACT Ⅱ
1 緒論 1
1.1課題背景 1
1.2發(fā)展方向 1
2 方案設(shè)計與論證 2
2.1方案設(shè)計 2
2.2方案論證 2
3 模組簡介 4
3.1 凌陽單片機(jī)介紹 4
3.1 .1凌陽單片機(jī)61板簡介 4
3.1.2 SPCE061A單片機(jī)簡介 5
3.2.現(xiàn)場可編程門陣列(FPGA)簡介 8
3.3 VHDL簡介 9
3.3.1概述 9
3.3.2 HDL的種類 10
3.3.3 VHDL語言開發(fā)環(huán)境和硬件平臺 11
3.3.4 VHDL 程序結(jié)構(gòu) 11
3.4DAC 0832及應(yīng)用 12
3.4.1 DAC的內(nèi)部結(jié)構(gòu) 12
3.4.2 DAC 0832的基本工作方式 13
3.5濾波電路 15
3.5.1、初步定義 15
3.5.2、有源濾波電路的分類 15
3.5.3、一階有源濾波電路 16
3.5.4、二階有源濾波電路 17
3.6 DSP簡介 18
4 DDS的工作原理 20
4.1 DDS基本原理 20
4.2 DDS的FPGA實現(xiàn)設(shè)計 20
5 系統(tǒng)軟件設(shè)計23
5.1系統(tǒng)控制部分 23
5.2 按鍵控制部份 27
5.3 調(diào)試 28
6 結(jié)論 30
參考文獻(xiàn) 31
附錄: 部分元器件清單 32
致 謝 33
摘 要
技術(shù)的實現(xiàn)依賴于高速、高性能的數(shù)字器件,選用現(xiàn)場可編程器件FPGA作為目標(biāo)器件,可利用其高速、高性能及可重構(gòu)性,根據(jù)需要方便地實現(xiàn)各種比較復(fù)雜的調(diào)頻、調(diào)相和調(diào)幅功能。本設(shè)計給出了基于FPGA芯片的直接數(shù)字頻率合成器(DDS)的設(shè)計方法。因為微電子技術(shù)的不斷發(fā)展,開發(fā)者能很容易地將整個應(yīng)用系統(tǒng)實現(xiàn)在一片F(xiàn)PGA中,從而實現(xiàn)片上系統(tǒng)(SoC)。因此,用FPGA實現(xiàn)DDS就有了更廣泛的現(xiàn)實意義,并在現(xiàn)代通信系統(tǒng)中具有良好的實用性。
本設(shè)計在介紹DDS工作原理的基礎(chǔ)上,運用EDA技術(shù),使用FPGA來實現(xiàn)一個DDS,頻率控制字和相位控制字由凌陽單片機(jī)來完成。
關(guān)鍵詞 :直接數(shù)字頻率合成器,現(xiàn)場可編程門陣列(FPGA),相位累加器,數(shù)/模轉(zhuǎn)換器,凌陽單片機(jī)
ABSTRACT
The realization of technology depends on the high-speed , high-performance digital device, select to use on-the-spot programming device FPGA as the goal device, it can utilize its high speed , high performance and can reconstructing,it last various complicated frequency modulation, last looks and amplitude modulation function according to need conveniently. Originally design the design method to provide direct digital frequency synthesizer (DDS ) based on FPGA chip. Because of the constant development of the microelectric technique, the developer can employ the system to realize in a slice of FPGA entirely very much easily , thus it is systematic (SoC ) to realize on slice. So realize with FPGA DDS have extensive realistic meaning , and have good practicability in the modern communication systems.
Originally design on the basis of introduction DDS operation principle, use EDA technology , use FPGA to realize one DDS, frequency control word and phase place control word finish by Ling Yang one-chip computer.
Keywords: Direct Digital Frequency Synthesizer, FPGA, Phase Addition, DAC,SPCE061A.
目 錄
摘 要 Ⅰ
ABSTRACT Ⅱ
1 緒論 1
1.1課題背景 1
1.2發(fā)展方向 1
2 方案設(shè)計與論證 2
2.1方案設(shè)計 2
2.2方案論證 2
3 模組簡介 4
3.1 凌陽單片機(jī)介紹 4
3.1 .1凌陽單片機(jī)61板簡介 4
3.1.2 SPCE061A單片機(jī)簡介 5
3.2.現(xiàn)場可編程門陣列(FPGA)簡介 8
3.3 VHDL簡介 9
3.3.1概述 9
3.3.2 HDL的種類 10
3.3.3 VHDL語言開發(fā)環(huán)境和硬件平臺 11
3.3.4 VHDL 程序結(jié)構(gòu) 11
3.4DAC 0832及應(yīng)用 12
3.4.1 DAC的內(nèi)部結(jié)構(gòu) 12
3.4.2 DAC 0832的基本工作方式 13
3.5濾波電路 15
3.5.1、初步定義 15
3.5.2、有源濾波電路的分類 15
3.5.3、一階有源濾波電路 16
3.5.4、二階有源濾波電路 17
3.6 DSP簡介 18
4 DDS的工作原理 20
4.1 DDS基本原理 20
4.2 DDS的FPGA實現(xiàn)設(shè)計 20
5 系統(tǒng)軟件設(shè)計23
5.1系統(tǒng)控制部分 23
5.2 按鍵控制部份 27
5.3 調(diào)試 28
6 結(jié)論 30
參考文獻(xiàn) 31
附錄: 部分元器件清單 32
致 謝 33
TA們正在看...
- 2016江蘇南京航空航天大學(xué)翻譯碩士法語考研真題.doc
- 2016江蘇南京航空航天大學(xué)翻譯碩士英語考研真題.doc
- 2016江蘇南京航空航天大學(xué)考研運籌學(xué)真題.doc
- 2016江蘇南京航空航天大學(xué)自動控制原理考研真題(a).doc
- 2016江蘇南京航空航天大學(xué)自動控制原理考研真題(b).doc
- 2016江蘇南京航空航天大學(xué)英語翻譯基礎(chǔ)考研真題.doc
- 2016江蘇南京航空航天大學(xué)英語考研真題.doc
- 2016江蘇南京航空航天大學(xué)計算機(jī)專業(yè)基礎(chǔ)考研真題.doc
- 2016江蘇南京航空航天大學(xué)金屬材料學(xué)考研真題.doc
- 2016江蘇南京航空航天大學(xué)金融學(xué)綜合考研真題.doc