特级做A爰片毛片免费69,永久免费AV无码不卡在线观看,国产精品无码av地址一,久久无码色综合中文字幕

全數(shù)字pwm的直流調(diào)速系統(tǒng).rar

RAR格式版權(quán)申訴手機打開展開

全數(shù)字pwm的直流調(diào)速系統(tǒng),全數(shù)字pwm的直流調(diào)速系統(tǒng)全文 62頁 2.3余萬字 論文圖文并茂,詳細的設(shè)計和計算過程,附錄有英文和中文文獻,非常完整,推薦下載參考。摘要隨著電力電子器件開關(guān)性能的不斷提高,脈寬調(diào)制( pwm) 技術(shù)得到了飛速的發(fā)展。傳統(tǒng)的模擬和數(shù)字電路pwm已被大規(guī)模集成電路所取代, 這就使得數(shù)字調(diào)制技術(shù)成為可能。目前,在該領(lǐng)域中...
編號:78-30826大小:674.90K
分類: 論文>通信/電子論文

該文檔為壓縮文件,包含的文件列表如下:

內(nèi)容介紹

原文檔由會員 劉麗 發(fā)布

全數(shù)字PWM的直流調(diào)速系統(tǒng)

全文 62頁 2.3余萬字 論文圖文并茂,詳細的設(shè)計和計算過程,附錄有英文和中文文獻,非常完整,推薦下載參考。

摘要
隨著電力電子器件開關(guān)性能的不斷提高,脈寬調(diào)制( PWM) 技術(shù)得到了飛速的發(fā)展。傳統(tǒng)的模擬和數(shù)字電路PWM已被大規(guī)模集成電路所取代, 這就使得數(shù)字調(diào)制技術(shù)成為可能。目前,在該領(lǐng)域中大部分應(yīng)用的是數(shù)字脈寬調(diào)制器與微處理器集為一體的專用控制芯片, 如TMS320C24X系列芯片。然而, 在控制精度要求較高的場合, 由于其PWM數(shù)據(jù)寬度小, 導(dǎo)致精度無法滿足要求, 同時占用微處理器的內(nèi)部資源,增加了軟件開銷,因此,應(yīng)用片外數(shù)字PWM電路成為一種理想的選擇。本文提出的基于CPLD/FPGA 的PWM實現(xiàn)電路具有結(jié)構(gòu)簡單、容易實現(xiàn)等優(yōu)點, 并詳細分析了系統(tǒng)各模塊的工作原理,給出了仿真波形,通過在直流電機調(diào)速系統(tǒng)中的應(yīng)用證明了其正確性。
本系統(tǒng)采用FPGA芯片,采用最流行的VHDL語言編寫,最后通過Altera公司最新的Quartus Ⅱ設(shè)計平臺實現(xiàn)了全部編程設(shè)計及編譯和仿真。

關(guān)鍵詞:PWM、直流電機、VHDL、CPLD

Abstract
According to improvement that is not discontinued of electric power electronic component switch performance, pulse width alters (PWM) technology like that become rapid development get. Analog and number electric circuit PWM of tradition was already replaced to large scale integrated circuit, and alters a technology to number by this and possibility does very. Now, number pulse width of most application gathers altering vessel and microprocessor and become exclusive use control chip of all in two territories like TMS 320 C 24 X series chips. But, save higher situation•circumstance controlling accuracy.....


目錄
摘要 1
Abstract 2
1 緒論 3
1.1 綜述 4
1.2直流調(diào)速系統(tǒng)的發(fā)展現(xiàn)狀 4
1.3 本文主要研究工作 5
2 直流調(diào)速系統(tǒng)介紹 5
2.1直流電動機的調(diào)速方法 5
2.2 PWM(脈寬調(diào)制)直流調(diào)速系統(tǒng)及相關(guān)技術(shù) 6
3 CPLD/FPGA的開發(fā)及應(yīng)用 8
3.1基于EDA的FPGA/CPLD開發(fā) 8
3.1.1 FPGA/CPLD簡介 8
3.1.2基于EDA工具的FPGA/CPLD開發(fā)流程 9
3.1.3用FPGA/CPLD進行開發(fā)的優(yōu)缺點 11
3.2硬件描述語言(HDL) 13
3.2.1 VHDL語言簡介 14
3.2.2 VHDL語言設(shè)計步驟 15
3.2.3利用VHDL語言開發(fā)的優(yōu)點 16
3.3 Quartus II簡介 17
4 直流電機速度控制系統(tǒng)設(shè)計 19
4.1 功能概述 19
4.1.1電機加速 19
4.1.2 電機減速 19
4.1.3 電機定速 20
4.1.4速度檢測 21
4.2硬件系統(tǒng)結(jié)構(gòu)圖 21
4.3直流電機速度控制系統(tǒng)的VHDL模塊圖 22
5 直流電機速度控制系統(tǒng)的VHDL語言實現(xiàn) 22
5.1 entity 模塊 23
5.2 architecture 模塊 24
5.3直流電機速度設(shè)定電路模塊 25
5.4 直流電機相位設(shè)定電路模塊 29
6 仿真結(jié)果與設(shè)計總結(jié)。 35
6.1 仿真結(jié)果驗證 35
6.2 設(shè)計總結(jié) 35
致謝 41
參考文獻 41
附錄1:英文翻譯 42
1.1 英文 42
1.2 中文 55

部分參考文獻

[4] 劉明業(yè)編著.集成電路/計算機硬件描述語言VHDL高等教程.北京:清華大學(xué)出版社.2003年3月.200-260
[5] 王小軍編著.VHDL簡明教程.北京:清華大學(xué)出版社,1997.80-120
[6] 曾繁泰,陳美金編著.VHDL程序設(shè)計.北京:清華大學(xué)出版社,2000.210-230
[7] 趙雅興主編.FPGA原理、設(shè)計與應(yīng)用.天津:天津大學(xué)出版社,1999.250-300
[8] 孟憲元編著.可編程ASIC集成數(shù)字系統(tǒng).北京:電子工業(yè)出版社,1998.5-30