usb2.0數(shù)據(jù)接口設(shè)計(jì).doc
約46頁DOC格式手機(jī)打開展開
usb2.0數(shù)據(jù)接口設(shè)計(jì),2.8萬 46頁 摘要 通用串行總線(universal serial bus,簡稱為usb)是一種新型的連接外設(shè)和主機(jī)的接口。本文的主要研究內(nèi)容是完成通用usb2.0數(shù)據(jù)讀取硬件電路的設(shè)計(jì)。系統(tǒng)設(shè)計(jì)的思想是充分掌握usb總線數(shù)據(jù)傳輸?shù)脑砑胺椒?、usb2.0接口控制芯片cy7c68013工作原理、fpga邏輯控制,并...
內(nèi)容介紹
此文檔由會(huì)員 space 發(fā)布
2.8萬 46頁
摘要
通用串行總線(Universal Serial Bus,簡稱為USB)是一種新型的連接外設(shè)和主機(jī)的接口。本文的主要研究內(nèi)容是完成通用USB2.0數(shù)據(jù)讀取硬件電路的設(shè)計(jì)。系統(tǒng)設(shè)計(jì)的思想是充分掌握USB總線數(shù)據(jù)傳輸?shù)脑砑胺椒?、USB2.0接口控制芯片CY7C68013工作原理、FPGA邏輯控制,并利用Protel99軟件設(shè)計(jì)外圍接口電路,設(shè)計(jì)PCB板,最終實(shí)現(xiàn)外圍存儲(chǔ)器的數(shù)據(jù)讀取。文章首先介紹了USB總線提出的背景和特點(diǎn),接著概述了USB2.0協(xié)議的一些基本概念。本文在后面的章節(jié)中詳細(xì)論述了USB數(shù)據(jù)讀取電路的硬件設(shè)計(jì),軟件設(shè)計(jì)及仿真結(jié)果。
關(guān)鍵詞:通用串行總線(USB),USB控制芯片CY7C68013,
現(xiàn)場可編程門陣列(FPGA),Verilog HDL
目 錄
1 引言
2 USB協(xié)議
3 總體系統(tǒng)方案
4、硬件設(shè)計(jì)
4.1總體硬件原理圖
4.2 硬件電路設(shè)計(jì)概述
4.3 USB控制器CY7C68013及外圍電路設(shè)計(jì)
4.3.1 USB接口電路的設(shè)計(jì)
4.3.2 USB外圍電路的設(shè)計(jì)
4.4 FPGA及外圍電路設(shè)計(jì)
4.4.1 FPGA的電路設(shè)計(jì)
4.4.2 FPGA外圍電路設(shè)計(jì)
4.5 本章小結(jié)
5 軟件設(shè)計(jì)
6 結(jié)論
附錄A
附錄B
參考文獻(xiàn)
致 謝
摘要
通用串行總線(Universal Serial Bus,簡稱為USB)是一種新型的連接外設(shè)和主機(jī)的接口。本文的主要研究內(nèi)容是完成通用USB2.0數(shù)據(jù)讀取硬件電路的設(shè)計(jì)。系統(tǒng)設(shè)計(jì)的思想是充分掌握USB總線數(shù)據(jù)傳輸?shù)脑砑胺椒?、USB2.0接口控制芯片CY7C68013工作原理、FPGA邏輯控制,并利用Protel99軟件設(shè)計(jì)外圍接口電路,設(shè)計(jì)PCB板,最終實(shí)現(xiàn)外圍存儲(chǔ)器的數(shù)據(jù)讀取。文章首先介紹了USB總線提出的背景和特點(diǎn),接著概述了USB2.0協(xié)議的一些基本概念。本文在后面的章節(jié)中詳細(xì)論述了USB數(shù)據(jù)讀取電路的硬件設(shè)計(jì),軟件設(shè)計(jì)及仿真結(jié)果。
關(guān)鍵詞:通用串行總線(USB),USB控制芯片CY7C68013,
現(xiàn)場可編程門陣列(FPGA),Verilog HDL
目 錄
1 引言
2 USB協(xié)議
3 總體系統(tǒng)方案
4、硬件設(shè)計(jì)
4.1總體硬件原理圖
4.2 硬件電路設(shè)計(jì)概述
4.3 USB控制器CY7C68013及外圍電路設(shè)計(jì)
4.3.1 USB接口電路的設(shè)計(jì)
4.3.2 USB外圍電路的設(shè)計(jì)
4.4 FPGA及外圍電路設(shè)計(jì)
4.4.1 FPGA的電路設(shè)計(jì)
4.4.2 FPGA外圍電路設(shè)計(jì)
4.5 本章小結(jié)
5 軟件設(shè)計(jì)
6 結(jié)論
附錄A
附錄B
參考文獻(xiàn)
致 謝